ICS Triplex T8442C modul za praćenje brzine
Opis
Manufacture | ICS Triplex |
Model | T8442C |
Informacije o naručivanju | T8442C |
Katalog | Pouzdani TMR sistem |
Opis | ICS Triplex T8442C modul za praćenje brzine |
Porijeklo | Sjedinjene Američke Države (SAD) |
HS kod | 85389091 |
Dimenzija | 16cm*16cm*12cm |
Težina | 0,8 kg |
Detalji
I/O arhitekture
Pouzdani sistem ima sveobuhvatnu internu dijagnostiku koja otkriva i prikrivene i otvorene kvarove. Hardverska implementacija mnogih mehanizama tolerancije grešaka i otkrivanja grešaka omogućava brzo otkrivanje grešaka za većinu elemenata sistema. Objekti za samotestiranje koji se koriste za dijagnosticiranje kvarova u ostatku sistema su definirani kako bi se osigurala optimalna sigurnosna dostupnost. Ovi objekti za samotestiranje mogu zahtijevati kratke periode vanmrežnog rada kako bi se uveli uvjeti, tj. uvjeti testiranja alarma ili greške, koji efektivno rezultiraju time da je tačka van mreže unutar tog redundantnog kanala. Unutar TMR konfiguracija, ovaj period vanmrežnog rada utiče samo na sposobnost sistema da reaguje pod višestrukim uslovima kvara. Pouzdani TMR procesori, interfejsi, interfejsi za proširenje i procesori za proširenje su prirodno redundantni i dizajnirani su da izdrže više kvarova i podržavaju fiksnu konfiguraciju onlajn popravke u susednim slotovima i stoga zahtevaju malo daljeg razmatranja. Ulazni i izlazni moduli podržavaju brojne opcije arhitekture, efekte odabrane arhitekture treba procijeniti u odnosu na sistem i zahtjeve specifične za aplikaciju. FTA moduli i drugi pomoćni elementi su prikladni za upotrebu kao dio pouzdanog sigurnosnog sistema iako možda ne sadrže eksplicitno oznaku TÜV.
Pouzdani I/O visoke gustoće Pouzdani I/O moduli visoke gustine su ili inherentno trostruki ili dvostruko redundantni sa sveobuhvatnim mogućnostima samotestiranja i dijagnostike. Samotestiranje se koordinira tako da se većina može završiti, čak i kada postoji zahtjev tokom izvođenja testova. Praćenje odstupanja i odstupanja dodatno poboljšava verifikaciju i otkrivanje grešaka. TMR procesor testira interne interfejse na kontroleru. Kulminacija ovih mjera rezultira visokim nivoima detekcije kvarova i tolerancije, što u konačnici dovodi do sigurnog rada ako postoji više stanja kvara. Najgore vrijeme detekcije greške u sistemskoj memoriji za pouzdane module je sljedeće:
U svim slučajevima, čak i u prisustvu kvara tokom ovog perioda, sistem će i dalje biti u stanju da reaguje. U slučaju višestrukih kvarova, drugi period detekcije kvara unutar vremena popravke možda će biti potrebno uzeti u obzir kada se sistem koristi u sigurnosnim aplikacijama visoke ili kontinuirane potražnje. Svi I/O moduli visoke gustine uključuju objekte za praćenje linija; preporučuje se da ovi objekti budu omogućeni za sigurnosne I/O. Za napajanje za isključivanje I/O ova postrojenja moraju biti omogućena, pogledajte Konfiguracije za napajanje za isključivanje na stranici 42
Sistem podržava jednu arhitekturu TMR I/O modula visoke gustine, gdje je prihvatljivo ili zaustaviti sistem ili dozvoliti da se signali koji odgovaraju tom modulu promijene u svoje zadano stanje ili u njihovu konfiguraciju aktivnog pripravnosti. Prva konfiguracija aktivnog pripravnosti je da se aktivni i rezervni moduli smjeste u susjedne pozicije utora; drugi je korištenje SmartSlot konfiguracije gdje se jedna pozicija modula može koristiti kao rezervna za više aktivnih modula. Sve konfiguracije se mogu koristiti za sigurnosne aplikacije; izbor između konfiguracija koje podržavaju popravak uživo na mreži ovisi o preferencijama krajnjeg korisnika i broju neispravnih modula koji se popravljaju istovremeno